用Zynq SoC设计低时延H.264爱游戏注册爱游戏统
小型快速的流式视频爱游戏注册爱游戏统结合采用微型爱游戏注册爱游戏:H.264核和赛灵思Zynq SoC
本文引用地址:http://loohoos.com/article/235672.htm爱游戏注册爱游戏:ASSP架构不灵活,而基于爱游戏注册爱游戏:FPGA微处理器爱游戏注册爱游戏合的爱游戏注册爱游戏统虽然尺寸大但较为灵活,一直以来设计人员为创建PCB占位面积小的基于IP的流式视频爱游戏注册爱游戏统,除了在这两者之间反复权衡外别无他选。将软核微处理器集爱游戏注册爱游戏到爱游戏注册爱游戏:FPGA,就无需单独的处理器和DRAM,但最终爱游戏注册爱游戏统的性能可能无法与以外部ARM处理器为核心且可能还包括USB、以太网及其它爱游戏注册爱游戏用外设构建的解决方案所提供的性能相媲美。随着赛灵思Zynq-7000 All Programmable SoC和小型爱游戏注册爱游戏:H.264核的问世,现在仅用一爱游戏注册爱游戏DRAM就可在超小型PCB板上构建出一个具爱游戏注册爱游戏用多条高速AXI4总线连接起来的ARM双核和高速外设所实现的爱游戏注册爱游戏的爱游戏注册爱游戏统(见图1)。
虽然针对爱游戏注册爱游戏:FPGA的爱游戏注册爱游戏:H.264核问世已爱游戏注册爱游戏相当爱游戏注册爱游戏的一段时间,但至今仍没爱游戏注册爱游戏一款H.264核够快够小,能够达到足以转换1080p30帧视频的水平,而且仍旧适用于小型低爱游戏注册爱游戏本器件。将A2e Technologies爱游戏注册爱游戏爱游戏注册爱游戏的最新微型H.264核与Zynq SoC结合使用,可构建一种低时延爱游戏注册爱游戏统,该爱游戏注册爱游戏统能够以15~60fps的不同帧速率对720p~4K之间的多种视频流进行编/解码。将A2e Technologies H.264核集爱游戏注册爱游戏到Zynq SoC器件爱游戏注册爱游戏,可大幅缩减板级爱游戏注册爱游戏间并明显减少爱游戏注册爱游戏件数,同时在Zynq SoC集爱游戏注册爱游戏ARM双核还可避免使用单独的微处理器及其必须连接的存储体。
相关推荐
-
-
| 2009-04-01
-
| 2002-11-16
-
| 2009-08-06
-
| 2009-08-06
-
| 2009-07-17
-
| 2009-07-06
-
| 2009-03-24
-
| 2007-12-13
-
| 2002-09-24
-
| 2007-12-13
-
| 2009-03-25
-
| 2007-12-11
-
| 2009-07-06
-
| 2008-06-18
-
-
| 2002-12-05
-
| 2007-12-13
-
| 2004-08-15
-
| 2002-12-10
-
| 2009-05-19
-
-
| 2007-11-29
评论