基于以太网的虚拟逻辑分析仪设计
作者:张群时间:2014-04-01来源:电子爱游戏注册爱游戏世界
方案设计
本文引用地址:http://loohoos.com/article/235723.htm爱游戏注册爱游戏:逻辑爱游戏注册爱游戏:分析仪的硬件爱游戏注册爱游戏统设计如图1所示,采用EP2C8Q208C8作为核心处理器,1片SRAM(IS6125616AL)作为Nios II软核运行的数据和程序爱游戏注册爱游戏间,另1片SRAM作为数据采集存储缓冲,外部32路输入信号分2次存储,然后通过串口或者网络方式将数据传输到PC进行显示处理。本地测量的时候可以启用串口通讯方案,远程测量时启用网络通讯方案。
硬件电路设计
FPGA电路设计
EP2C8Q208C8芯片共含爱游戏注册爱游戏208个管脚,除去电源部分的VCC、GND、锁相环和配置部分占用的管脚之外,供用户使用的I/O数量最后剩余为138个,I/O分配如表1所示。FPGA部分电路包括Bank、 I/O模块、PLL锁相环电路模块、配置电路模块等。其爱游戏注册爱游戏,锁相环电路设计,导线宽度至少达到20mil,同时加上磁珠和去耦电容,增加PLL爱游戏注册爱游戏作稳定性。
相关推荐
-
| 2009-07-06
-
| 2009-07-06
-
| 2013-08-06
-
| 2007-12-26
-
| 2009-07-06
-
| 2012-09-24
-
| 2007-02-09
-
| 2002-06-07
-
| 2002-07-10
-
| 2013-01-14
-
| 2012-05-04
-
| 2002-05-16
-
| 2007-02-09
-
| 2009-07-06
-
| 2002-05-31
-
| 2007-02-16
-
| 2007-02-09
-
| 2013-07-18
-
| 2009-07-06
-
| 2002-05-17
评论